blob: f1385cd92c851ef20b320354d6d47f0c0dc14232 [file] [log] [blame]
#objdump: -d --prefix-addresses
#name: nds32 alu_1 instructions
#as:
# Test alu_1 instructions
.*: file format .*
Disassembly of section .text:
0+0000 <[^>]*> add \$r0, \$r1, \$r2
0+0004 <[^>]*> and \$r0, \$r1, \$r2
0+0008 <[^>]*> cmovn \$r0, \$r1, \$r2
0+000c <[^>]*> cmovz \$r0, \$r1, \$r2
0+0010 <[^>]*> nop
0+0014 <[^>]*> nor \$r0, \$r1, \$r2
0+0018 <[^>]*> or \$r0, \$r1, \$r2
0+001c <[^>]*> rotr \$r0, \$r1, \$r2
0+0020 <[^>]*> rotri \$r0, \$r1, #1
0+0024 <[^>]*> seb \$r0, \$r1
0+0028 <[^>]*> seh \$r0, \$r1
0+002c <[^>]*> sll \$r0, \$r1, \$r2
0+0030 <[^>]*> slli \$r0, \$r1, #1
0+0034 <[^>]*> slt \$r0, \$r1, \$r2
0+0038 <[^>]*> slts \$r0, \$r1, \$r2
0+003c <[^>]*> sra \$r0, \$r1, \$r2
0+0040 <[^>]*> srai \$r0, \$r1, #1
0+0044 <[^>]*> srl \$r0, \$r1, \$r2
0+0048 <[^>]*> srli \$r0, \$r1, #1
0+004c <[^>]*> sub \$r0, \$r1, \$r2
0+0050 <[^>]*> sva \$r0, \$r1, \$r2
0+0054 <[^>]*> svs \$r0, \$r1, \$r2
0+0058 <[^>]*> wsbh \$r0, \$r1
0+005c <[^>]*> xor \$r0, \$r1, \$r2
0+0060 <[^>]*> zeh \$r0, \$r1
0+0064 <[^>]*> divr \$r0, \$r1, \$r2, \$r3
0+0068 <[^>]*> divsr \$r0, \$r1, \$r2, \$r3
0+006c <[^>]*> add_slli \$r0, \$r1, \$r2, #1
0+0070 <[^>]*> add_srli \$r0, \$r1, \$r2, #1
0+0074 <[^>]*> and_slli \$r0, \$r1, \$r2, #1
0+0078 <[^>]*> and_srli \$r0, \$r1, \$r2, #1
0+007c <[^>]*> bitc \$r0, \$r1, \$r2
0+0080 <[^>]*> or_slli \$r0, \$r1, \$r2, #1
0+0084 <[^>]*> or_srli \$r0, \$r1, \$r2, #1
0+0088 <[^>]*> sub_slli \$r0, \$r1, \$r2, #1
0+008c <[^>]*> sub_srli \$r0, \$r1, \$r2, #1
0+0090 <[^>]*> xor_slli \$r0, \$r1, \$r2, #1
0+0094 <[^>]*> xor_srli \$r0, \$r1, \$r2, #1